100GBASE-SR4 QSFP28 850nm 100M

Wyślij zapytanie
100GBASE-SR4 QSFP28 850nm 100M
Szczegóły
Transceiver optyczny FOCC 100G QSFP28 SR4 integruje ścieżkę nadawczą i odbiorczą w jednym module. Konwertuje równoległe elektryczne sygnały wejściowe na równoległe sygnały optyczne za pomocą napędzanego układu laserów emitujących powierzchnię pionową (VCSEL). Moduł nadajnika akceptuje elektryczne sygnały wejściowe zgodne z poziomami logiki trybu wspólnego (CML). Wszystkie sygnały danych wejściowych są różnicowe i wewnętrznie zakończone. Moduł odbiornika przekształca równoległe optyczne sygnały wejściowe za pośrednictwem układu fotodetektorów na równoległe elektryczne sygnały wyjściowe. Poziomy re(CML). Wszystkie sygnały danych są różnicowe i obsługują szybkość transmisji danych do 27,9525 Gb/s na kanał. Moduł odbiornika wysyła sygnały elektryczne, które są również kompatybilne pod napięciem z Common Mode LogicOn. Moduł ten jest wyposażony w interfejs elektryczny z możliwością podłączania podczas pracy, niski pobór mocy i {{6 }}przewodowy interfejs szeregowy.
Klasyfikacja produktów
Transceivery 100G QSFP28
Share to
Opis

 

QSFP28-100G-SR4

Transceiver optyczny 100 Gb/s QSFP28 SR4 100m zgodny z dyrektywą RoHS


Cechy produktu

● MTP/MPOoptycznyzłącze

 Pojedynczy zasilacz +3.3 V

 Możliwość podłączenia na gorąco Współczynnik kształtu QSFP28 MSA

 Do 100 m OM4 MMFDystans 

 Elektryczny interfejs szeregowy 4x28G (CEI-28G-VSR)

 Sprzężenie AC sygnałów CML

 Niskie straty mocy (maks.:3.5W)

 Wbudowana cyfrowa funkcja diagnostyczna

 Zakres temperatur obudowy operacyjnej:0stopieńdo 70stopień

 Zgodny z 100GBASE-SR4

 Interfejs komunikacyjny I2C

  

Aplikacje

 100GBASE-SR4

 Infiniband QDR/DDR/SDR

 100G Danepołączenia kom

 

Standardy

 Zgodny z IEEE 802.3ba

 Zgodny zQSFP28 powiedział:Specyfikacje sprzętu MSA

 Zgodny z dyrektywą RoHS



Absolutne maksymalne oceny

Parametr

Symbol

Min.

Maks.

Jednostka

Notatka

Napięcie zasilania

Vcc

-0.5

3.6

V


Temperatura przechowywania

TS

-40

85

stopień


Wilgotność względna

RH

0

85

%


Próg obrażeń Rx na linię

PRdmg (Rdmg)

5.5


Dbm


Notatka: Naprężenia przekraczające maksymalne wartości bezwzględne mogą spowodować trwałe uszkodzenie transceivera.

Zalecane warunki pracy

Parametr

Symbol

Min

Typ

Maks

Jednostki

Notatka

Temperatura obudowy operacyjnej

współwłaściciel

0

-

+70

stopień


Napięcie zasilania

Wirtualna karta kredytowa

3.14

3.3

3.47

V


Szybkość transmisji danych



103.125

112

Gb/s


Odległość łącza (OM3)




70

m


Odległość łącza (OM4)




100

m


 

Charakterystyka elektryczna(TOp=0~70stopień, Vcc=3.14 ~ 3,47 V)

(Testowano w zalecanych warunkach pracy, chyba że zaznaczono inaczej)

Parametr

Symbol

Min

Typ

Maks

Jednostka

Notatki

Nadajnik

Szybkość sygnalizacji na pas

DRPL (Biblioteka DRPL

25,78125 ± 100 ppm

Gb/s


Różnicowe napięcie wejściowe pk-pk

tolerancja

Vin, dpp



900

Mv


Tolerancja napięcia jednostronnego

Vin, s

-0.35


+3.3

V


Test wejściowy obciążenia modułu


Według IEEE 802,3bm



Odbiornik

Sczęstotliwość sygnalizacji na pas

DRPL (Biblioteka DRPL

25,78125 ± 100 ppm

Gb/s


Różnicowa huśtawka wyjścia danych

Vout, s

400


800

Mv


Szerokość oczu

Ew

0.57



Interfejs użytkownika


Pionowe zamknięcie oczu

VEC (Certyfikat VEC)

5.5



Db


Niedopasowanie zakończenia różnicowego

Tm



10

%


Czas przejścia, 20% do 80%

Tr,Tf

12



PS


Charakterystyka optyczna(Top=0~70stopień, Vcc=3.14 ~ 3,47 V)

(Testowano w zalecanych warunkach pracy, chyba że zaznaczono inaczej)

Parametr

Symbol

Jednostka

Min

Typ

Maks

Notatki

Nadajnik

Szybkość sygnalizacji, każdy pas

DRpl

Gb/s

25,78125 ±100 ppm

1

CentrumDługość fali

λ

Nm

840

850

860


Szerokość widmowa RMS


Nm


0.6



Średnia moc startowa na każdym pasie

Pawg

Dbm

-8.4


2.4


Amplituda modulacji optycznej, każda linia (OMA)

OMA

Dbm

-6.4


3


Współczynnik wymierania

Ostry dyżur

Db

2




Średnia moc startowa wyłączona

Nadajnik na pas

RIN

Dbm



-30


Otoczony strumień

Format FLX

Dbm

>86% przy 19 um

<30% at 4.5 um


Tolerancja strat optycznych


Db



12


Maska na oczy nadajnika {X1, X2, X3, Y1, Y2, Y3}



{0.3,0.38,0.45,0.35,0.41,0.5}

2

Odbiornik

Otrzymuj stawkę za każdy pas

DRpl

GB/s

25,78125 ±100 ppm

3

Zakres długości fali czteropasmowej

λ

Nm

840


860


Przeciążenie wejściowej mocy optycznej

Pmaks

Dbm

3.4




Średnia moc odbioru dla każdego

Uliczka

Szpilka

Dbm

-10.3


2.4

4

Czułość odbiornika (OMA) na linię

PS

Dbm



-5.2


Odbicie odbiornika

Rfl

dB



-12


Maska na oczy odbiornika Definicja {X1, X2, X3, Y1, Y2, Y3}


{0.28,0.5,0.5,0.33,0.33,0.4}


5

Los De-Asert

Pd

Dbm



-13


Los Asert

Rocznie

Dbm

-30




Histereza strat

Pd-Pa

Dbm

0.5




Uwagi:

1. Nadajnik składa się z 4 laserów pracujących z maksymalną prędkością 25,78125Gb/s ±100 ppm każdy.

2. Współczynnik trafienia 1,5 x 10-3 trafień/próbek.

3. Odbiornik składa się z 4 fotodetektorów pracujących z maksymalną szybkością 25,78125Gb/s ±100 ppm każdy.

4. Wartość minimalna ma charakter wyłącznie informacyjny i nie jest głównym wskaźnikiem siły sygnału.

5. Współczynnik trafień 5 x 10-5 trafień/próbek.

Opis pinu  

description 

Szpilka

Nazwa

Logika

Opis


1

GND


Grunt

1

2

Tx2n (Sieć Tx2n)

CML-I

Odwrócone wejście danych nadajnika

10

3

Tx2p (Wyświetlanie na ekranie)

CML-I

Nieodwrócone wejście danych nadajnika

10

4

GND


Grunt

1

5

Tx4n (Sieć Tx4n)

CML-I

Odwrócone wejście danych nadajnika

10

6

Wyślij 4p

CML-I

Nieodwrócone wejście danych nadajnika

10

7

GND


Grunt

1

8

ModSel

LVTTL-I

Wybierz moduł

3

9

ResetujL

LVTTL-I

Reset modułu

4

10

Vcc Rx


+3Odbiornik z zasilaczem 3 V

2

11

SCL

We/wy LVCMOS

2-zegar interfejsu szeregowego przewodowego

5

12

SDA

We/wy LVCMOS

2-dane przewodowego interfejsu szeregowego

5

13

GND


Grunt

1

14

Rx3p

CML-O

Nieodwrócone wyjście danych odbiornika

9

15

Wx3n

CML-O

Odwrócone wyjście danych odbiornika

9

16

GND


Grunt

1

17

Rx1p

CML-O

Nieodwrócone wyjście danych odbiornika

9

18

Rx1n

CML-O

Odwrócone wyjście danych odbiornika

9

19

GND


Grunt

1

20

GND


Grunt

1

21

Wx2n

CML-O

Odwrócone wyjście danych odbiornika

9

22

Wx2p

CML-O

Nieodwrócone wyjście danych odbiornika

9

23

GND


Grunt

1

24

Rx4n

CML-O

Odwrócone wyjście danych odbiornika

9

25

Rx4p

CML-O

Nieodwrócone wyjście danych odbiornika

9

26

GND


Grunt

1

27

ModPrsL

LVTTL-O

Moduł obecny

6

28

MiędzynarodowyL

LVTTL-O

Przerywać

7

29

Vcc Tx


+3.Nadajnik zasilania 3V

2

30

Vcc1 powiedział:


+3Zasilanie 3 V

2

31

Tryb LPM

LVTTL-I

Tryb niskiego zużycia energii

8

32

GND


Grunt

1

33

Tx3p (Przekaźnik Tx3p)

CML-I

Nieodwrócone wejście danych nadajnika

10

34

Tx3n (Sieć Tx3n)

CML-I

Odwrócone wejście danych nadajnika

10

35

GND


Grunt

1

36

Tx1p (Przekaźnik Miniaturowy)

CML-I

Dane nieodwrócone nadajnika


37

Tx1n (Rejestr)

CML-I

Odwrócone wejście danych nadajnika

10

38

GND


Grunt

1

Uwagi:

1: GND to symbol sygnału i zasilania (zasilania) wspólnego dla modułu. Wszystkie są wspólne w module i wszystkie napięcia modułu odnoszą się do tego potencjału, chyba że zaznaczono inaczej. Podłącz je bezpośrednio do wspólnej płaszczyzny uziemienia sygnału płyty głównej.

2: Vcc Rx, Vcc1 i Vcc Tx należy stosować jednocześnie. Vcc Rx Vcc1 i Vcc Tx można łączyć wewnętrznie w module w dowolnej kombinacji. Każdy ze styków złącza jest przystosowany do maksymalnego prądu 1000 mA. Poniżej przedstawiono zalecane filtrowanie zasilania płyty głównej.

3: ModSelL jest pinem wejściowym. Gdy host jest utrzymywany w stanie niskim, moduł odpowiada na polecenia 2-przewodowej komunikacji szeregowej. ModSelL umożliwia użycie wielu modułów na pojedynczej magistrali interfejsu przewodowego. Gdy wartość ModSelL jest ustawiona na „Wysoki”, moduł nie będzie odpowiadał ani potwierdzał żadnej komunikacji poprzez interfejs przewodowy z hosta. Węzeł wejściowy sygnału ModSelL powinien być ustawiony w module na stan „Wysoki”. Aby uniknąć konfliktów, system hosta nie będzie podejmował prób 2-komunikacji za pośrednictwem interfejsu przewodowego w czasie wycofania potwierdzenia ModSelL po odznaczeniu któregokolwiek modułu. Podobnie host powinien odczekać co najmniej okres czasu potwierdzenia ModSelL przed komunikacją z nowo wybranym modułem. Okresy potwierdzania i cofania potwierdzania różnych modułów mogą nakładać się na siebie, o ile spełnione są powyższe wymagania czasowe.

4: Pin ResetL należy wyciągnąć do Vcc w module. Niski poziom na pinie ResetL przez czas dłuższy niż minimalna długość impulsu (t_Reset_init) inicjuje całkowity reset modułu, przywracając wszystkie ustawienia modułu użytkownika do stanu domyślnego. Czas potwierdzenia resetu modułu (t_init) rozpoczyna się od zbocza narastającego po zwolnieniu niskiego poziomu na pinie ResetL. Podczas wykonywania resetu (t_init) host będzie ignorował wszystkie bity stanu, dopóki moduł nie wskaże zakończenia przerwania resetowania. Moduł sygnalizuje to, stwierdzając „niski” sygnał IntL z zanegowanym bitem Data_Not_Ready. Należy pamiętać, że po włączeniu zasilania (w tym włożeniu na gorąco) moduł powinien zgłosić zakończenie przerwania resetowania bez konieczności resetowania.

5: Sygnalizacja o niskiej prędkości inna niż SCL i SDA opiera się na niskim napięciu TTL (LVTTL) pracującym przy Vcc. Vcc odnosi się do ogólnych napięć zasilania VccTx, VccRx, Vcc_hosta lub Vcc1.

Hosty powinny używać rezystora podciągającego podłączonego do Vcc_hosta na każdym z 2-interfejsu przewodowego SCL (zegar), SDA (dane) i wszystkich wyjściach stanu niskiej prędkości. SCL i SDA to interfejs typu hot-plug, który może obsługiwać topologię magistrali.

6: ModPrsL jest podłączany do Vcc_Host na płycie hosta i uziemiany w module. The ModPrsL jest potwierdzany jako „Niski” po włożeniu i usuwany jako „Wysoki”, gdy moduł jest fizycznie nieobecny w złączu hosta.

7: IntL jest pinem wyjściowym. Gdy IntL ma wartość „Low”, oznacza to, że moduł może działać usterka lub stan krytyczny dla systemu hosta. Host identyfikuje źródło przerwania za pomocą interfejsu szeregowego {{0}}. Pin IntL jest wyjściem z otwartym kolektorem i powinien być podłączony do napięcia zasilania hosta na płycie głównej. Po zakończeniu resetowania pin INTL traci stan „High”, gdy bajt 2 bit 0 (Dane nie są gotowe) jest odczytywany z wartością „0” i odczytywane jest pole flagi (patrz SFF-8636 ).

8: Pin LPMode należy podciągnąć do Vcc w module. Pin to sterowanie sprzętowe

służy do przełączania modułów w tryb niskiego poboru mocy, gdy jest wysoki. Używając pinu LPMode i kombinacji oprogramowania Power{{0}}override, Power_set i High_Power_Class_Enable bity kontrolne (adres A0h, bajt 93 bity 0,1,2), host kontroluje, ile mocy może rozproszyć moduł.

9: Rx(n)(p/n) to wyjścia danych odbiornika modułu. Rx(n)(p/n) są sprzężone prądem przemiennym 100 omów linie różnicowe, które powinny być zakończone różnicowo impedancją 100 omów w układzie ASIC hosta (SerDes). Złącze AC znajduje się wewnątrz modułu i nie jest wymagane na płycie głównej. W przypadku pracy z szybkością 28 Gb/s odpowiednie normy (np. OIF CEI v3.1) definiują wymagania dotyczące sygnału na szybkich liniach różnicowych. W przypadku pracy przy niższych wydajnościach należy zapoznać się z odpowiednimi normami.

Uwaga: Ze względu na możliwość wstawienia do hosta starszych modułów QSFP i QSFP+

zaprojektowany do pracy z większą prędkością, zaleca się, aby próg uszkodzenia Wejście hosta powinno wynosić co najmniej 1600 mV międzyszczytowe. Wyjściowa blokada szumów w przypadku utraty optycznego sygnału wejściowego, zwana dalej blokadą Rx, jest wymagana i powinna działać w następujący sposób. W przypadku, gdy sygnał optyczny na którymkolwiek kanale stanie się równy lub niższy od poziomu wymaganego do zapewnienia LOS, wówczas wyjście danych odbiornika dla tego kanału zostanie wyciszone lub wyłączone. W stanie zblokowanym lub wyłączonym poziomy impedancji wyjściowej są utrzymywane, podczas gdy wahania napięcia różnicowego powinny być mniejsze niż 50 mVpp. Podczas normalnej pracy w domyślnym przypadku aktywna jest funkcja Rx Squelch. Blokadę szumów Rx można dezaktywować za pomocą opcji Wyłącz blokadę szumów Rx poprzez 2-przewodowy interfejs szeregowy. Wyłączenie blokady szumów Rx jest funkcją opcjonalną. Szczegółowe informacje można znaleźć w SFF-8636.

10: Tx(n)(p/n) to wejścia danych przetwornika modułu. Są to linie różnicowe o rezystancji 100 omów sprzężone prądem przemiennym z zakończeniami różnicowymi o rezystancji 100 omów wewnątrz modułu. Złącze AC znajduje się wewnątrz modułu i nie jest wymagane na płycie głównej. Do pracy z szybkością 28 Gb/s odpowiednie standardy (np. OIF CEI v3.1) definiują wymagania sygnałowe na szybkich liniach różnicowych. W przypadku pracy przy niższych wydajnościach należy zapoznać się z odpowiednimi normami. Ze względu na możliwość włożenia modułów do hosta przeznaczonego do pracy z mniejszą prędkością, próg uszkodzenia wejścia modułu powinien wynosić co najmniej 1600 mV różnica międzyszczytowa. Wyjściowa blokada szumów, zwana dalej Tx Squelch, w przypadku utraty sygnału wejściowego, zwana dalej Tx LOS, jest funkcją opcjonalną. Jeżeli zostanie wdrożony, będzie działać w następujący sposób. W przypadku różnicy międzyszczytowej sygnału elektrycznego na którymkolwiek kanale spadnie poniżej 50 mVpp, wówczas wyjście optyczne nadajnika dla tego kanału zostanie wyciszone lub wyłączone, a powiązana flaga TxLOS zostanie ustawiona. W przypadku wyciszenia OMA nadajnika będzie mniejsza lub równa -26 dBm, a gdy jest wyłączona, moc nadajnika będzie mniejsza lub równa -30 dBm. Dla zastosowań np. Ethernet, gdzie stan wyłączenia nadajnika definiowany jest w kategoriach średniej mocy, zalecane jest wyłączenie nadajnika, a dla zastosowań np. InfiniBand, gdzie stan wyłączenia nadajnika definiowany jest w kategoriach OMA, zalecane jest wyciszanie nadajnika. W przypadku pracy modułu, gdzie zaimplementowana jest funkcja Tx Squelch, domyślnie funkcja Tx Squelch jest aktywna. Tx Squelch można dezaktywować za pomocą opcji Tx Squelch Disable poprzez 2-przewodowy interfejs szeregowy. Wyłączenie blokady szumów Tx jest funkcją opcjonalną. Szczegółowe informacje można znaleźć w SFF- 8636.

Przypisanie pasa

lane Assignment 

Błonnik

Uliczka

1

Odbiór0

2

Zobacz materiał RX1

3

Aparat RX2

4

Zobacz materiał RX3

5678

Nie używany

9

TX3

10

Zobacz materiał TX2

11

Przekaźnik TX1

12

Teksas0

 

 

Zalecany filtr zasilania

recommended

 

 

 

Wymiary opakowania

 

dimensions 

 

Informacje o zamawianiu

Numer części

Opis

FOCC-QSFP28-100G-SR4

QSFP28 SR4 100m OM4, 0~70stopień, z DDM


Popularne Tagi: 100GBASE-SR4 QSFP28 850nm 100M, Chiny, fabryka, dostawcy, producenci, oferta cenowa, dostosowane, cena, zakup

Wyślij zapytanie